特許
J-GLOBAL ID:200903010605911634
A/D変換器
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
滝本 智之 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-329330
公開番号(公開出願番号):特開平10-173528
出願日: 1996年12月10日
公開日(公表日): 1998年06月26日
要約:
【要約】【課題】 本発明は、システムの要求するA/D変換器のビット数が変化した場合に、必要な電圧比較器のみを動作させ、不必要な電圧比較器の動作を停止させることにより、低消費電力動作が可能なA/D変換器を実現する。【解決手段】 本発明のA/D変換器は、出力すべきデジタル値のビット数を制御するためのビット数制御信号23に従い、ビット数選択信号25を出力するビット数制御回路24を有する構成とし、ビット数選択信号25により電圧比較器列20を構成する少なくとも1以上の電圧比較器19が動作して、残りの電圧比較器19の動作が停止する構成とする。
請求項(抜粋):
時間の経過とともに任意に変動するアナログ電圧値を入力してデジタル値に変換するために、増加もしくは減少する複数の比較参照電圧を発生する手段と、前記アナログ電圧値と前記比較参照電圧値を比較して比較結果を出力する複数の電圧比較器で構成される電圧比較器列と、前記電圧比較器列の前記比較結果を入力として符号選択信号を出力する符号選択回路と、前記符号選択回路の符号選択信号により選択された2進コードを出力する符号化回路と、前記符号化回路より出力される前記2進コードを変換して前記デジタル値を出力する符号変換回路で構成されるA/D変換器において、出力すべきデジタル値のビット数を選択するためのビット数制御信号に従い、ビット数選択信号を出力するビット数制御回路を有し、前記ビット数選択信号により前記電圧比較器列を構成する少なくとも1以上の前記電圧比較器が動作して、残りの前記電圧比較器の動作が停止することを特徴とするA/D変換器。
IPC (2件):
FI (2件):
引用特許:
前のページに戻る