特許
J-GLOBAL ID:200903010704297107

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 一雄 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-022064
公開番号(公開出願番号):特開平10-294429
出願日: 1998年02月03日
公開日(公表日): 1998年11月04日
要約:
【要約】【課題】 電源パッドから回路に接続される電源線の容量が小さく、電源電圧のゆらぎが緩和されずに回路に入力されて誤動作が生じる。【解決手段】 入力バッファ回路21に電源電圧VDDI を供給する電源電圧パッド32と、電源変動の小さい接地線41との間に容量C1を接続することで、電源電圧VDDI のゆらぎを抑制し、回路21の誤動作を防止する。
請求項(抜粋):
第1の電源線を介して第1の電源電圧を供給され、外部から入力信号を入力されて内部信号を出力する入力回路と、第2の電源線を介して第2の電源電圧を供給され、第1の接地線により接地されており、前記内部信号を入力されて所定の処理を行う内部回路と、前記第1の接地線よりも電源変動の少ない第2の接地線と、前記第1の電源線との間に両端が接続された容量と、を備えることを特徴とする半導体装置。
IPC (3件):
H01L 27/04 ,  H01L 21/822 ,  H01L 21/82
FI (3件):
H01L 27/04 D ,  H01L 21/82 P ,  H01L 21/82 L
引用特許:
出願人引用 (1件)
  • 特開平4-257256
審査官引用 (1件)
  • 特開平4-257256

前のページに戻る