特許
J-GLOBAL ID:200903010727235346

フライバツク型スイツチングレギユレータ

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公開公報
出願番号(国際出願番号):特願平3-321524
公開番号(公開出願番号):特開平5-137326
出願日: 1991年11月11日
公開日(公表日): 1993年06月01日
要約:
【要約】【目的】 降圧トランス2次側の整流用ダイオードの損失を低減して、スイッチングレギュレータの効率を高めるようにする。【構成】 フライバック型スイッチングレギュレータにおいて、少なくとも、降圧トランス4の2次側端子の一端に直列接続された整流用電界効果型トランジスタ5と、この電界効果型トランジスタ5の他端側と降圧トランス4の2次側端子の他端との間に並列接続された平滑用コンデンサ6とから整流回路を構成する。これにより、ショットキーバリアダイオード等の整流ダイオードを用いるものに比べて、電界効果型トランジスタの損失が小さくなり、効率を高めることができる。
請求項(抜粋):
交流入力を整流したのち、トランジスタ素子のオン・オフ動作を利用して交流に変換し、その交流電圧を降圧トランスで降圧して再び整流回路により直流に変換するフライバック型スイッチングレギュレータにおいて、前記整流回路は、少なくとも、前記降圧トランスの2次側端子の一端に直列接続された整流用電界効果型トランジスタと、この電界効果型トランジスタの他端側と前記降圧トランスの2次側端子の他端との間に並列接続された平滑用コンデンサとを有することを特徴とするフライバック型スイッチングレギュレータ。
IPC (2件):
H02M 3/28 ,  H02J 1/00 303

前のページに戻る