特許
J-GLOBAL ID:200903010870128631

スイッチドカレントレギュレータ

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-251678
公開番号(公開出願番号):特開平8-182314
出願日: 1995年09月29日
公開日(公表日): 1996年07月12日
要約:
【要約】【課題】 調整回路が電力スイッチの側に完全に収容される、フライバック型スイッチドカレントレギュレータを提供する。【解決手段】 スイッチドカレントレギュレータは、第1および第2の結合された巻線と、巻線が減磁されるとすぐに第1の巻線を電圧源に接続するための回路とを含む。レギュレータはさらに、第1の巻線を介して流れる電流を感知する電流センサと、第1の巻線の第1の電流が基準値に達すると第1の巻線の接続を電圧源から外すスイッチとを含み、第1の巻線はデューティサイクルに従って切換えられ、さらに、デューティサイクルに従って基準値を変更する回路を含む。
請求項(抜粋):
第1(11)および第2(12)の結合された巻線と、巻線が減磁されるとすぐに第1の巻線を電圧源(V1 )に接続するための手段(S、26)と、第1の巻線を介して流れる電流(I1 )を感知するためのセンサ(20)と、第1の巻線の電流が基準値(Vr/K)に達すると第1の巻線の接続を電圧源から外すための手段(24、S)とを含み、第1の巻線はデューティサイクル(r)に従って切換えられ、さらに、前記デューティサイクルと同じ方向で基準値を変更するための手段(Ir、Cr、S1、Rr)とを含む、フライバック型のスイッチドカレントレギュレータ。

前のページに戻る