特許
J-GLOBAL ID:200903010909057125
電圧制御装置及び画像形成装置
発明者:
,
出願人/特許権者:
代理人 (1件):
渡部 敏彦
公報種別:公開公報
出願番号(国際出願番号):特願平7-194143
公開番号(公開出願番号):特開平9-022225
出願日: 1995年07月07日
公開日(公表日): 1997年01月21日
要約:
【要約】【目的】 負荷に対する通電を制御する位相制御をAC入力電圧波形の振幅の小さいところで行うことにより、過渡特性に応じた急激な電流の立ち上がりで電源端子上に発生するノイズを低減する。【構成】 電源28から出力されるAC入力電圧の±をモニタすると共に,AC入力電圧のゼロクロス点を検知してゼロクロス信号を発生するACモニタ及びゼロクロス発生回路25と、ゼロクロス信号の発生時点からスイッチング素子27をONとして定着ヒータ26に通電させる位相制御信号を発生させる時点までの時間を演算すると共に、演算した時間に基づき位相制御信号を発生するコントローラ24とを備える。
請求項(抜粋):
負荷に接続されたスイッチング素子をオン・オフして電源から出力される交流入力電圧を位相制御することにより、前記電源から負荷に電圧を印加する電圧制御装置において、前記交流入力電圧のゼロクロス点を検知してゼロクロス信号を発生するゼロクロス信号発生手段と、ゼロクロス信号の発生時点から前記スイッチング素子をオンして前記負荷ヘの前記印加電圧の通電を開始させる位相制御信号を発生させる時点までの時間を演算する演算手段と、演算した時間に基づき位相制御信号を発生する位相制御信号発生手段と、前記演算手段によって得られた値を予め決められた所定値と比較する比較手段とを具備し、前記比較手段による比較結果に応じて前記前記交流入力電圧に対して前記位相制御信号の発生を禁止する発生禁止区間を設けたことを具備することを特徴とした電圧制御装置。
IPC (2件):
G03G 21/00 398
, G05F 1/455
FI (2件):
G03G 21/00 398
, G05F 1/455 Z
前のページに戻る