特許
J-GLOBAL ID:200903010960093411
演算処理装置
発明者:
,
出願人/特許権者:
代理人 (1件):
岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-117492
公開番号(公開出願番号):特開2001-306346
出願日: 2000年04月19日
公開日(公表日): 2001年11月02日
要約:
【要約】【課題】 誤りを検出するために3回の動作サイクルが必要であり、誤りを検出しないときもまたその動作サイクルが必要である。【解決手段】 演算処理装置を対象とし、演算の基本単位にしたがって演算器を分割することによって、複数の演算器において同一の演算を同時に行うことによって誤りを1回の動作サイクルで検出する構成とする。
請求項(抜粋):
演算の基本単位によって分割または結合できる演算器と、分割された複数の演算器の入力に同一の入力を選択できる手段と、分割された複数の演算器の出力を比較する手段を備えていることを特徴とする演算処理装置。
IPC (3件):
G06F 11/18 310
, G06F 7/00
, G06F 11/00 310
FI (3件):
G06F 11/18 310 A
, G06F 11/00 310 A
, G06F 7/00 D
Fターム (6件):
5B022CA01
, 5B022CA03
, 5B022DA06
, 5B022FA01
, 5B022FA11
, 5B034AA01
前のページに戻る