特許
J-GLOBAL ID:200903011002402103
クロックラインの最適化設計システム
発明者:
,
出願人/特許権者:
代理人 (1件):
西野 卓嗣
公報種別:公開公報
出願番号(国際出願番号):特願平5-157115
公開番号(公開出願番号):特開平7-013654
出願日: 1993年06月28日
公開日(公表日): 1995年01月17日
要約:
【要約】【目的】 大規模集積回路のクロックスキューを定量的に、しかも簡単に強化でき、クロックスキュー対策を容易に採れるようにした、クロックラインの最適化設計システムを提供する。【構成】 クロックライン網を主クロックライン(MCL)と、これから分岐させた複数の支クロックライン(BCL1〜BCLn)で構成し、前記支クロックライン(BCL1〜BCLn)の本数およびフリップフロップ(FF)の個数に応じた、等価的なCR時定数分布回路をコンピュータにより自動発生させ、かかる等価回路を自動的に解くことにより、各節点におけるクロックスキューを評価する。これにより、クロックラインの設計の最適化を図ることができる。
請求項(抜粋):
主クロックラインと、前記主クロックラインを駆動するためのクロックドライバーと、前記主クロックラインから分岐した複数の支クロックラインと、前記複数の支クロックラインに接続された複数のフリップフロップと、を有する半導体集積回路におけるクロックラインの最適化設計システムであって、前記支クロックラインの本数およびフリップフロップの個数に応じて、等価的なCR時定数分布回路をコンピュータにより自動発生させ、かかる等価回路を自動的に解くことにより各節点におけるクロックスキュ-を評価することを特徴とするクロックラインの最適化設計システム。
前のページに戻る