特許
J-GLOBAL ID:200903011199064590

高位レベル合成における回路修正方式

発明者:
出願人/特許権者:
代理人 (1件): 山谷 晧榮
公報種別:公開公報
出願番号(国際出願番号):特願平4-009976
公開番号(公開出願番号):特開平5-197774
出願日: 1992年01月23日
公開日(公表日): 1993年08月06日
要約:
【要約】【目的】 高位レベル合成における回路修正方式に係り、特に抽象度の高いレベルでレイアウト情報を考慮に入れた回路修正を効率的に行うことである。【構成】 動作仕様が入力されその仕様にもとづき内部表現を作成する高位レベル合成手段を有する回路作成手段において、入出力インターフェイス手段1と、解析・修正管理手段2と、合成・修正実行手段3を具備し、入出力インターフェイス手段1から入力された動作仕様により合成・修正実行手段3が回路のフロアプランを作成し、これを制約事項にもとづきチェックし、違反が存在するとき解析・修正管理手段2でこれを解析して修正プランを出力するものである。
請求項(抜粋):
動作仕様が入力されその仕様にもとづき内部表現を作成する高位レベル合成手段を有する回路作成手段において、入出力インターフェイス手段(1)と、解析・修正管理手段(2)と、合成・修正実行手段(3)を具備し、入出力インターフェイス手段(1)から入力された動作仕様により合成・修正実行手段(3)が回路のフロアプランを作成し、これを制約事項にもとづきチェックし、違反が存在するとき解析・修正管理手段(2)でこれを解析して修正プランを出力することを特徴とする高位レベル合成における回路修正方式。
IPC (2件):
G06F 15/60 360 ,  H01L 21/82

前のページに戻る