特許
J-GLOBAL ID:200903011358770123

反転増幅回路

発明者:
出願人/特許権者:
代理人 (1件): 山本 誠
公報種別:公開公報
出願番号(国際出願番号):特願平8-203273
公開番号(公開出願番号):特開平10-032470
出願日: 1996年07月12日
公開日(公表日): 1998年02月03日
要約:
【要約】【目的】 回路の安定性を阻害することなく発振防止回路による電力消費を低減し、かつスリープ・モードを実現する。【構成】 発振防止回路に直列にキャパシタンスを接続して低周波電流を阻止し、帰還キャパシタンスの帰還路を遮断するとともに反転増幅部のCMOSをカットオフ領域または飽和領域に導く。
請求項(抜粋):
奇数段の直列なCMOSインバータよりなる反転増幅部と、この反転増幅部における初段のCMOSインバータの入力に一端子が接続された帰還キャパシタンスと、初段CMOSインバータの入力に接続された入力キャパシタンスと、前記帰還キャパシタンスの他端子を前記反転増幅部における最終段のCMOSインバータの出力またはグランドに接続する第1スリープスイッチと、前記入力キャパシタンスの入力に入力電圧またはグランドを接続する第2スリープスイッチと、前記反転増幅部における初段より後のCMOSインバータに接続された直列なキャパシタンスを含む発振防止回路とを備えている反転増幅回路。
IPC (3件):
H03K 5/02 ,  H03F 3/45 ,  H03K 19/0948
FI (3件):
H03K 5/02 Z ,  H03F 3/45 B ,  H03K 19/094 B

前のページに戻る