特許
J-GLOBAL ID:200903011634638536

CMOSヒステリシスコンパレータ

発明者:
出願人/特許権者:
代理人 (1件): 村山 光威
公報種別:公開公報
出願番号(国際出願番号):特願2001-380076
公開番号(公開出願番号):特開2003-179468
出願日: 2001年12月13日
公開日(公表日): 2003年06月27日
要約:
【要約】【課題】 動作時に発生する基準電圧の変動を回避することができるヒステリシスコンパレータを提供する。【解決手段】 ソースに電流源が接続されたトランジスタQ1,Q2,Q5と、前記トランジスタQ1,Q2,Q5のソース電圧を入力とする差動増幅器3と、前記差動増幅器3の入力に接続されたトランジスタQ8と、前記差動増幅器3の出力電圧をゲートに受けるトランジスタQ7と、トランジスタQ7の出力レベルによって前記トランジスタQ8をスイッチングするためのインバータとを備え、ヒステリシスコンパレータの基準電圧源のレベルシフト量を、ヒステリシスコンパレータ自身の出力信号によって切り替えるようにしたものである。
請求項(抜粋):
外部からゲートに信号が与えられる第1のトランジスタと、外部からゲートに基準電圧が与えられる第2,第3のトランジスタと、前記第1のトランジスタのソース電圧を非反転入力端子に与え、前記第2,第3のトランジスタのソース電圧を反転入力端子対に各々与えて前記非反転入力端子と前記反転入力端子対の電圧差に応じた信号を出力端子から出力する差動増幅器と、前記出力端子の電圧に応じて前記反転入力端子対の一方の電圧を前記反転入力端子対の他方の電圧と異ならせる信号経路を備えたことを特徴とするCMOSヒステリシスコンパレータ。
Fターム (8件):
5J039DA09 ,  5J039DB08 ,  5J039DC02 ,  5J039KK00 ,  5J039KK10 ,  5J039KK16 ,  5J039MM00 ,  5J039NN06

前のページに戻る