特許
J-GLOBAL ID:200903012138122186

クロック切替回路

発明者:
出願人/特許権者:
代理人 (1件): 若林 忠 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-307430
公開番号(公開出願番号):特開平11-145795
出願日: 1997年11月10日
公開日(公表日): 1999年05月28日
要約:
【要約】【課題】 クロック切替回路において、システムリセット解除後に出力波形が不定にならず、クロック信号の切替時における出力信号へのスパイクの発生を防止する。【解決手段】 Dフリップフロップ11はシステムリセット信号RSTをリセット入力とし、マスタクロックMCLKをマスタクロックMCLKの立上がりで2分周し、2分周クロックCLKを出力する。Dフリップフロップ12はシステムリセット信号RSTをリセット入力とし、Dフリップフロップ11の出力CLKの立上がりでクロック切替信号SELをラッチし、出力する。インバータ回路13とOR回路14,15とAND回路16はセレクター回路を構成し、Dフリップフロップ12の出力aがハイのときマスタクロックMCLKを出力、ロウのとき2分周クロックCLKを出力する。
請求項(抜粋):
マスタクロックを該マスタクロックの立ち上がりでn分周(nは2以上の偶数)する分周回路と、前記分周回路の出力の立ち上がりでクロック切替信号を出力するDフリップフロップ回路と、前記Dフリップフロップ回路の出力信号であるクロック切替信号により前記マスタクロックまたは前記分周回路の出力信号を切替え、出力するセレクターを有するクロック切替回路。
IPC (3件):
H03K 5/00 ,  G06F 1/06 ,  H03K 17/00
FI (3件):
H03K 5/00 X ,  H03K 17/00 F ,  G06F 1/04 310 A

前のページに戻る