特許
J-GLOBAL ID:200903012240457621

ディジタル受信回路

発明者:
出願人/特許権者:
代理人 (1件): ▲柳▼川 信
公報種別:公開公報
出願番号(国際出願番号):特願平9-160721
公開番号(公開出願番号):特開平11-008522
出願日: 1997年06月18日
公開日(公表日): 1999年01月12日
要約:
【要約】【課題】 ディジタル受信回路を容易に1チップ集積化する。【解決手段】 差動出力増幅回路2を用い、この差動出力について識別回路で2値化識別を行う。またピーク検出回路5及び6、平均値検出回路8、演算増幅器7及び10並びにトランジスタ3,4を設け、差動出力に応じて差動出力増幅回路2の入力インピーダンス及びオフセットを制御する。【効果】 従来必要であった交流結合用のコンデンサが不要になり、全DC結合できかつ最小限の部品点数で、容易に1チップ集積化することができる。
請求項(抜粋):
入力光を電気信号に変換する光電変換素子と、前記光電変換素子の出力を入力とする差動出力増幅回路と、この差動出力に応じて該差動出力増幅回路のオフセット及び入力インピーダンスを制御する制御回路とを含み、前記差動出力について2値化識別を行うディジタル受信回路であって、前記差動出力のピーク値を夫々検出する第1及び第2のピーク検出回路と、前記第1及び第2のピーク検出回路によって検出した2つのピーク値の差を検出するピーク差検出回路と、前記ピーク差検出回路の検出結果に応じて前記差動出力増幅回路のオフセットを制御するオフセット制御回路と、前記第1及び第2のピーク検出回路によって検出した2つのピーク値の平均値を求める平均値検出回路と、この求めた平均値を所定基準電圧と比較する比較回路と、前記比較回路の比較結果に応じて前記差動出力増幅回路の入力インピーダンスを制御する入力インピーダンス制御回路とを含むことを特徴とするディジタル受信回路。
IPC (6件):
H03F 3/45 ,  H04B 10/28 ,  H04B 10/26 ,  H04B 10/14 ,  H04B 10/04 ,  H04B 10/06
FI (2件):
H03F 3/45 Z ,  H04B 9/00 Y

前のページに戻る