特許
J-GLOBAL ID:200903012763358600

位相同期回路及びマンチェスタ符号化信号識別回路

発明者:
出願人/特許権者:
代理人 (1件): 本田 崇
公報種別:公開公報
出願番号(国際出願番号):特願平8-135108
公開番号(公開出願番号):特開平9-321747
出願日: 1996年05月29日
公開日(公表日): 1997年12月12日
要約:
【要約】【課題】 安定的な発振を継続することができるようにする。【解決手段】 クロック発生源1のクロックを所定ずつ遅延させた複数の信号を得る信号遅延部2と、上記クロック発生源1のクロック、または、前記信号遅延部2の複数の出力信号から、1の信号を選択するセレクタ3と、前記信号遅延部2の複数の出力信号の全部または一部を用いて、外部入力に係る信号の位相が上記複数の出力信号のいずれか2つの出力信号の位相の間にあるかを検出する位相比較して、その比較結果が少なくとも2回連続して同一である場合に、選択すべき信号に対応して前記セレクタに対し与えているセレクト値を変更して設定するセレクト値設定部7とを具備する。
請求項(抜粋):
所定周波数のクロックを発生するクロック発生源と、このクロック発生源のクロックを所定ずつ遅延させた複数の信号を得る信号遅延部と、上記クロック発生源のクロック、または、前記信号遅延部の複数の出力信号から、1の信号を選択するセレクタと、上記クロック発生源のクロック、前記信号遅延部の複数の出力信号の全部または一部を用いて、外部入力に係る信号の変化位置が上記複数の出力信号のいずれか2つの出力信号の変化位置の間にあるかを検出する位相比較部と、この位相比較部の比較結果が変更された後、その比較結果が少なくとも2回連続して同一である場合に、選択すべき信号に対応して前記セレクタに対し与えているセレクト値を変更して設定するセレクト値設定部とを具備することを特徴とする位相同期回路。
IPC (3件):
H04L 7/02 ,  H04L 7/00 ,  H04L 25/49
FI (3件):
H04L 7/02 Z ,  H04L 7/00 E ,  H04L 25/49 F

前のページに戻る