特許
J-GLOBAL ID:200903012885644280

パラレルインタフェースコネクタを備えたストレージ装置及び同装置に適用される変換コネクタ

発明者:
出願人/特許権者:
代理人 (6件): 鈴江 武彦 ,  河野 哲 ,  中村 誠 ,  蔵田 昌俊 ,  村松 貞男 ,  橋本 良郎
公報種別:公開公報
出願番号(国際出願番号):特願2004-161418
公開番号(公開出願番号):特開2005-346123
出願日: 2004年05月31日
公開日(公表日): 2005年12月15日
要約:
【課題】ストレージ装置を、パラレル及びシリアルの両インタフェースに適合させる。【解決手段】スイッチ18は、パラレルインタフェースモードまたはシリアルインタフェースモードを指定する。パラレル/シリアルブリッジIC14は、シリアルインタフェースモードにおいて動作可能となり、パラレルATAインタフェースIC11からパラレルATAバス12に送出されるパラレルインタフェース信号をシリアルインタフェース信号に変換する。変換された信号は、シリアルATAバス15、及びパラレルATAコネクタ13に含まれるパラレルATAインタフェースでは不要な特定ピン群を介してホスト20側に転送される。また、IC14は、ホスト20側からコネクタ13の特定ピン群を介してバス15に転送されたシリアルインタフェース信号をパラレルインタフェース信号に変換する。変換された信号はバス12を介してIC11に転送される。【選択図】 図1
請求項(抜粋):
パラレルインタフェース信号を入出力するパラレルインタフェース回路と、前記パラレルインタフェース回路と接続されるパラレルインタフェースバスと、前記パラレルインタフェースバスと接続される第1のピン群、及びパラレルインタフェースでの使用が不要な第2のピン群を有し、前記パラレルインタフェースに適合するホストと接続可能なパラレルインタフェースコネクタとを備えたストレージ装置において、 前記ストレージ装置をシリアルインタフェースに適合するストレージ装置として動作させるシリアルインタフェースモードまたは前記ストレージ装置をパラレルインタフェースに適合するストレージ装置として動作させるパラレルインタフェースモードを指定するためのモード指定手段と、 シリアルインタフェース信号の転送に用いられるシリアルインタフェースバスであって、前記パラレルインタフェースコネクタの前記第2のピン群のうちの一部のピン群と接続されるシリアルインタフェースバスと、 前記パラレルインタフェースバス及び前記シリアルインタフェースバスにそれぞれ接続されたパラレル/シリアルブリッジ回路であって、前記シリアルインタフェースモードにおいて動作可能となって、前記パラレルインタフェースバスを介して転送されるパラレルインタフェース信号をシリアルインタフェース信号に変換して前記シリアルインタフェースバスに送出し、前記シリアルインタフェースバスを介して転送されるシリアルインタフェース信号をパラレルインタフェース信号に変換して前記パラレルインタフェースバスに送出するパラレル/シリアルブリッジ回路と を具備することを特徴とするストレージ装置。
IPC (1件):
G06F3/00
FI (1件):
G06F3/00 A
引用特許:
出願人引用 (1件)
  • 実用新案登録第3093782号公報(段落0005乃至0008、図4乃至図6)
審査官引用 (4件)
全件表示

前のページに戻る