特許
J-GLOBAL ID:200903012894183539

レベルシフト回路

発明者:
出願人/特許権者:
代理人 (1件): 森本 義弘
公報種別:公開公報
出願番号(国際出願番号):特願平10-111226
公開番号(公開出願番号):特開平11-305856
出願日: 1998年04月22日
公開日(公表日): 1999年11月05日
要約:
【要約】【課題】 電圧レベルの異なる2つの電源電圧で動作するレベルシフト回路において、高電圧電源の電圧レベルが低電圧電源の電圧レベルより低くなった場合においても、LSI内部を破壊することが無いようにする。【解決手段】 レベルシフト部10aの第1電源端子201は低電圧電源に接続され、その第2電源端子202は高電圧電源に接続される。このレベルシフト部10aの入力信号端子101には低電圧電源の電圧レベルを持つ信号が入力され、その出力端子102からは高電圧電源の電圧レベルを持つ信号が出力される。電圧モニター回路118aでモニターされた高電圧電源の電圧レベルが、同様にモニターされた低電圧電源の電圧レベルを下回ったときには、低電圧電源からレベルシフト部10aへの給電を阻止または制限する。
請求項(抜粋):
第1の電源と、この第1の電源よりも電圧レベルが高い第2の電源とが接続されるとともに、前記第1の電源の電圧レベルを持つ信号が入力され、かつ前記第2の電源の電圧レベルを持つ信号が出力されるレベルシフト部を備え、さらに、前記第2の電源の電圧レベルが第1の電源の電圧レベルを下回ったときに、前記第1の電源と第2の電源との間に流れる電流を遮断または制限する制御手段を備えたことを特徴とするレベルシフト回路。
IPC (3件):
G05F 3/24 ,  H03K 19/0185 ,  H03K 19/003
FI (3件):
G05F 3/24 Z ,  H03K 19/003 B ,  H03K 19/00 101 D
引用特許:
審査官引用 (2件)
  • 特開昭61-103222
  • 不揮発性メモリー
    公報種別:公開公報   出願番号:特願平3-344996   出願人:株式会社東芝

前のページに戻る