特許
J-GLOBAL ID:200903013299171256

キャッシュメモリの配置方法およびデータ記憶システム

発明者:
出願人/特許権者:
代理人 (1件): 筒井 大和
公報種別:公開公報
出願番号(国際出願番号):特願平10-002400
公開番号(公開出願番号):特開平11-203201
出願日: 1998年01月08日
公開日(公表日): 1999年07月30日
要約:
【要約】【課題】 上位装置側のパス数や記憶装置数の増大に起因するキャッシュメモリへのアクセスのボトルネックを解消する。【解決手段】 上位装置側の複数のチャネルI/F4を制御する複数のチャネルI/F制御回路1と、ディスクドライブユニット10における複数のディスクドライブ8を制御する複数のディスク制御回路7との間に、上位装置側からの書き込みデータが格納される不揮発キャッシュメモリ12と、ディスクドライブ8から読出されたデータが一時的に格納される揮発キャッシュメモリ13を別個に設置するとともに、不揮発キャッシュメモリ12は、複数のデータ転送経路に共通に集中して設置し、揮発キャッシュメモリ13は、いくつかのデータ転送経路毎に分散して配置し、不揮発キャッシュメモリ12および複数の揮発キャッシュメモリ13の各々の容量やスループットを個別に設定可能にした。
請求項(抜粋):
上位装置と、前記上位装置との間で授受される情報が格納される記憶装置との間に配置され、前記情報を一時的に保持するキャッシュメモリの配置方法であって、前記キャッシュメモリを不揮発キャッシュメモリおよび揮発キャッシュメモリにて構成し、前記不揮発キャッシュメモリは集中的に配置し、前記揮発キャッシュメモリは分散して配置することを特徴とするキャッシュメモリの配置方法。
IPC (2件):
G06F 12/08 ,  G06F 12/08 320
FI (2件):
G06F 12/08 G ,  G06F 12/08 320

前のページに戻る