特許
J-GLOBAL ID:200903013444921560

低電力駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-051168
公開番号(公開出願番号):特開平5-249916
出願日: 1992年03月10日
公開日(公表日): 1993年09月28日
要約:
【要約】【構成】ドライバーIC10の高電位側電源端子9に、無効電力回収回路6の出力パルスを入力することを特徴とする低電力駆動回路である。【効果】ドライバーICに無効電力回収回路を接続したので消費電力を減少できる。また、低電力化されるので電源回路を小型化できる。
請求項(抜粋):
Pチャネル型MOSトランジスタとNチャネル型MOSトランジスタの相補型MOSトランジスタを用いて容量性負荷を駆動する回路において、一方の電源端子にインダクタを用いた無効電力回収回路を接続することを特徴とする低電力駆動回路。
IPC (3件):
G09G 3/20 ,  H01L 27/092 ,  H03K 17/687
FI (2件):
H01L 27/08 321 L ,  H03K 17/687 F
引用特許:
審査官引用 (4件)
  • 特開昭61-132997
  • 特開平4-134395
  • 特開平2-066593
全件表示

前のページに戻る