特許
J-GLOBAL ID:200903013603655150

ディスプレイ装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平3-250811
公開番号(公開出願番号):特開平6-075547
出願日: 1991年09月30日
公開日(公表日): 1994年03月18日
要約:
【要約】【目的】 入力同期信号の切換え前後の条件により最適、かつ最短の映像遮断時間を得るディスプレイ装置を提供することである。【構成】 CPU1の入力端子T1,T2に水平及び垂直同期信号を各々入力し、この水平及び垂直同期信号の周波数値を計数して常に保持することで、或る一定期間毎に計数した計数値が前回の計数値と一致の場合はCPU1の出力端子T3をノンアクティブとし、もしくは計数値が前回の計数値と不一致の場合はCPU1の出力端子T3を計数値の差分に見合った時間アクティブ状態とする。従って、映像遮断回路2の入力端子T4がアクティブとなると、出力端子T5もアクティブとなり、かつ映像出力回路3の入力端子T7がアクティブとなることで、映像出力回路3の入力端子T6に供給された映像出力信号が出力端子T8への送出が遮断され、映像出力デバイス4では画像表示されない。
請求項(抜粋):
複数の異なる水平及び垂直同期信号に対して映像出力信号を制御するCPUと、このCPUからの指令に基づき上記映像出力信号を遮断する映像遮断回路とを有するディスプレイ装置において、上記水平及び垂直同期信号の周波数の切換前と切換後との各々周波数値差により、予め設定された各々周波数値差に対する設定時間を上記CPUで計数し、この計数された結果をもとに上記映像遮断回路が、上記映像出力信号を遮断することを特徴とするディスプレイ装置。
IPC (5件):
G09G 5/00 ,  G09G 5/18 ,  H04N 5/04 ,  H04N 5/44 ,  H04N 5/66

前のページに戻る