特許
J-GLOBAL ID:200903013838936717

高速メモリモジュール

発明者:
出願人/特許権者:
代理人 (1件): 龍華 明裕
公報種別:公表公報
出願番号(国際出願番号):特願2007-516849
公開番号(公開出願番号):特表2008-503808
出願日: 2005年06月24日
公開日(公表日): 2008年02月07日
要約:
メモリリードおよびライト要求が受信される。リードは、メモリリードがメモリライトを追い越すことができないトランザクションオーダリングルールを有する通信プロトコルに従って受信される。メモリリードおよびライト要求は、メモリリードがメモリライトを追い越しうるトランザクションオーダリングルールを有する他の通信プロトコルに従って、第1のデバイスに転送される。転送されたメモリリード要求は、受信されたリード要求内の緩和されたオーダリングフラグがアサートされている場合は常に、転送されたメモリライト要求を追い越すことを許可される。また、他の実施例が説明され、特許請求される。
請求項(抜粋):
メモリリードおよびライトトランザクションを処理する方法であって、 メモリライト要求を受信することと、 次に、メモリリードがメモリライトを追い越すことができないトランザクションオーダリングルールを有する第1の通信プロトコルに従ってメモリリード要求を受信することと、 メモリリードがメモリライトを追い越しうるトランザクションオーダリングルールを有する第2の通信プロトコルに従って前記メモリリードおよびライト要求を転送することと を備え、 前記転送されたメモリリード要求は、前記受信されたメモリリード要求内の緩和されたオーダリングフラグがアサートされた場合は常に、前記転送されたメモリライト要求を追い越すことを許可される ことを特徴とする方法。
IPC (1件):
G06F 12/00
FI (1件):
G06F12/00 560E
Fターム (2件):
5B060CB05 ,  5B060CB08
引用文献:
審査官引用 (1件)
  • PCI EXPRESS SYSTEM ARCHITECTURE, 200309, P315-328

前のページに戻る