特許
J-GLOBAL ID:200903013923478639

演算装置

発明者:
出願人/特許権者:
代理人 (1件): 稲本 義雄
公報種別:公開公報
出願番号(国際出願番号):特願平11-007464
公開番号(公開出願番号):特開2000-207227
出願日: 1999年01月14日
公開日(公表日): 2000年07月28日
要約:
【要約】【課題】 コンテキストスイッチの高速化を図る。【解決手段】 プロセッサは、ALU2が演算を行うのに必要なデータを記憶する複数のレジスタを有するレジスタ群3と、レジスタ群3の記憶内容を一時待避するための複数のレジスタを有するレジスタ群3’とを備えており、レジスタ群3’は、レジスタ群3と専用の接続線path1で接続されている。
請求項(抜粋):
プログラムにしたがって、各種の演算を行う演算装置であって、前記プログラムにしたがって、各種の演算を行う演算手段と、前記演算手段が演算を行うのに必要なデータを記憶する複数のレジスタを有する第1の記憶手段と、前記第1の記憶手段の記憶内容を一時待避するための複数のレジスタを有し、前記第1の記憶手段と専用の接続線で接続された第2の記憶手段とを備えることを特徴とする演算装置。
IPC (2件):
G06F 9/46 313 ,  G06F 9/42 330
FI (2件):
G06F 9/46 313 B ,  G06F 9/42 330 R
Fターム (7件):
5B033AA01 ,  5B033AA14 ,  5B033AA15 ,  5B033DD03 ,  5B033DD09 ,  5B098DD01 ,  5B098GA09

前のページに戻る