特許
J-GLOBAL ID:200903014069839939

通信用LSI

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-334612
公開番号(公開出願番号):特開2001-154871
出願日: 1999年11月25日
公開日(公表日): 2001年06月08日
要約:
【要約】【課題】ダイナミックBTスクリーニングの実施に必要とする密閉された試験環境においても定常的な回路動作を行うようにして、信頼性試験の実施を可能とする。【解決手段】リセット設定信号RBとテストモード信号TMとフラグFとの供給を受け、通常動作時にはリセット設定信号RBの供給に応答してリセット信号Rを出力し、テストモード時にはラグFの供給に応答してリセット信号Rを出力するテスト制御部5を備える。
請求項(抜粋):
予め定めた高速シリアルバス制御の規格に従い外部からのコマンドに応じて高速シリアルバス制御の状態を一定の順序で遷移させるコンフィギュレーション動作を行い予め定めた設定状態に設定する状態遷移制御機能を有する制御回路を備えるシリアルバス制御用の通信LSIにおいて、前記制御回路が、前記状態遷移制御機能を有し通信用LSI全体の制御を行いリセット信号の供給に応答して前記コンフィギュレーション動作を行い前記設定状態に設定するとこのコンフィギュレーション動作の完了を示すフラグ信号を出力するステートマシンと、前記制御回路の上位回路であるリンク回路からのコマンドを受けこのコマンド対応の命令を前記ステートマシンに供給することにより前記リンク回路とのインタフェースを制御するリンクインタフェースと、前記ステートマシンの前記状態遷移の時間を制御するタイマと、外部からのリセット設定信号と信頼性試験を実施する時のモードであるテストモードを指定するテストモード信号と前記フラグ信号との供給を受け、通常動作時には前記リセット設定信号の供給に応答して前記リセット信号を出力し、前記テストモード時には前記フラグ信号の供給に応答して前記リセット信号を出力するテスト制御手段とを備え、通常動作時には、前記リセット信号による前記ステートマシンのリセット後このステートマシンは前記コンフィギュレーション動作を行い、前記設定状態に設定後は待機状態となり前記リンク回路から供給される前記コマンドの指示内容に応じた動作を実行し、前記テストモード動作時には、前記ステートマシンのリセット後このステートマシンは前記コンフィギュレーション動作を行い、前記設定状態に設定後に出力した前記フラグ信号により再度前記ステートマシンをリセットして再度前記コンフィギュレーション動作を行う動作を反復することを特徴とする通信用LSI。
IPC (2件):
G06F 11/22 340 ,  G06F 11/22 310
FI (2件):
G06F 11/22 340 F ,  G06F 11/22 310 D
Fターム (4件):
5B048AA20 ,  5B048CC06 ,  5B048DD10 ,  5B048FF01

前のページに戻る