特許
J-GLOBAL ID:200903014497126262

フレーム同期回路

発明者:
出願人/特許権者:
代理人 (1件): ▲柳▼川 信
公報種別:公開公報
出願番号(国際出願番号):特願平11-037988
公開番号(公開出願番号):特開2000-236324
出願日: 1999年02月17日
公開日(公表日): 2000年08月29日
要約:
【要約】【課題】 定常動作状態時のフレーム同期回路の消費電力を大幅に低減可能なフレーム同期回路を提供する。【解決手段】 クロック制御部4は同期引き込み後の定常動作状態にフレームパターン検出部1及び同期判定部2へのクロック供給を停止し、定常動作状態時にこれらの回路が常時動作することを禁止する。同期はずれ監視部5はn対1セレクタ3の後段に配設され、同期はずれ監視の監視対象をn対1セレクタによってMSB順に並び換えられたSDHのフレームフォーマットのnビットパラレルデ-タ中の特定データに限定する。
請求項(抜粋):
フレームフォーマットのシリアルデータをパラレル展開し、当該パラレル入力データからフレームパターンを検出することで同期引き込みを行うフレーム同期回路であって、前記同期引き込み後における前記フレームパターンの検出及びその検出結果に基づく同期判定を停止する手段を有することを特徴とするフレーム同期回路。
IPC (3件):
H04L 7/08 ,  H04J 3/00 ,  H04J 3/06
FI (3件):
H04L 7/08 A ,  H04J 3/00 U ,  H04J 3/06 A
Fターム (17件):
5K028AA00 ,  5K028DD01 ,  5K028DD02 ,  5K028MM17 ,  5K028NN01 ,  5K028NN05 ,  5K028NN07 ,  5K028SS16 ,  5K028TT01 ,  5K047AA00 ,  5K047CC01 ,  5K047HH01 ,  5K047HH34 ,  5K047HH44 ,  5K047KK04 ,  5K047LL05 ,  5K047MM56
引用特許:
審査官引用 (2件)

前のページに戻る