特許
J-GLOBAL ID:200903014600142883

周波数比較回路

発明者:
出願人/特許権者:
代理人 (1件): 森本 義弘
公報種別:公開公報
出願番号(国際出願番号):特願平4-188511
公開番号(公開出願番号):特開平6-037633
出願日: 1992年07月16日
公開日(公表日): 1994年02月10日
要約:
【要約】【目的】768 ・fsのような高いクロック周波数を使用しない周波数回路を提供する。【構成】可変周波数発振器1のクロック周波数に128 n・fs(1<n<6)を用いて、最小パルス幅を検出するプリセット型カウンタ4のクロック入力とし、nの値によってプリセット値を変化させ同一カウンタで受信信号のパルス幅をカウントして最小パルス幅を検出する。また、最大パルス幅を検出するカウンタ3の前には1/nに分周する分周回路2を設け、周波数が変化しても常に128 ・fsがカウンタ3のクロック入力となるようにし、最大パルス幅を最小限のカウントで検出する。
請求項(抜粋):
受信信号のパルス幅検出部を最大パルス幅検出部と最小パルス幅検出部に分け、前記最大パルス幅検出部には、カウンタの前に、1/nに分周することでカウンタのクロック周波数に常時128 ・fsが入力され、最大パルス幅を検出できる分周回路を設け、前記最小パルス幅検出部には、プリセット値を変化させることによりクロック周波数の変化に対応して最小パルス幅を検出できるプリセット型カウンタを設けたことを特徴とする周波数比較回路。
IPC (2件):
H03L 7/181 ,  H03K 5/26

前のページに戻る