特許
J-GLOBAL ID:200903014695996469
PLL回路
発明者:
出願人/特許権者:
代理人 (1件):
安富 耕二 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-333826
公開番号(公開出願番号):特開平10-173521
出願日: 1996年12月13日
公開日(公表日): 1998年06月26日
要約:
【要約】【課題】 通常のVCOを使用し、外付け部品を削減すると共に、製造上のばらつきによりVCOの発振周波数がずれても、引き込み動作を行えるようにする。【解決手段】 位相比較器51,ループフィルタ52,VCO53,分周器54より成るPLL回路において、位相比較器とループフィルタの間にマルチプレクサ57を挿入すると共に、基準クロックに基づきデューティ比の低いPWM-L信号とデューティ比の高いPWM-H信号を発生するPWM信号発生器と、基準クロックに基づいて分周信号周波数が所定周波数範囲内か否か判定し、判定結果に応じた切換信号をマルチプレクサに送出する周波数判定回路56を設け、分周信号周波数が所定範囲内であれば位相比較器の出力を、所定範囲より高ければPMW-L信号を、そして低ければPWM-H信号をループフィルタに供給する。
請求項(抜粋):
VCOと、該VCOの出力を分周する分周器と、分周器からの分周信号と入力信号の位相を比較して位相差信号を出力する位相比較器と、前記VCOへ制御電圧を供給するループフィルタと、デューティ比が異なる所定周波数の第1及び第2のパルス信号を発生するパルス発生回路と、前記分周信号の周波数が所定の周波数範囲内か否か判定し、判定結果に応じて切換信号を発生する周波数判定回路と、前記位相差信号と第1及び第2のパルス信号を入力し、前記切換信号に応じていずれかの入力信号を選択して前記ループフィルタに送出するマルチプレクサとを備えたことを特徴とするPLL回路。【0002】
引用特許:
審査官引用 (2件)
-
特開昭63-020917
-
D/A変換器
公報種別:公開公報
出願番号:特願平4-317775
出願人:ブラザー工業株式会社
前のページに戻る