特許
J-GLOBAL ID:200903014702442610

スイツチングレギユレータ

発明者:
出願人/特許権者:
代理人 (1件): 柏谷 昭司 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-172045
公開番号(公開出願番号):特開平5-022937
出願日: 1991年07月12日
公開日(公表日): 1993年01月29日
要約:
【要約】【目的】 簡単な構成によりメイントランスのリセットを行わせ、且つスイッチング損失を低減することを目的とする。【構成】 メイントランス1の一次巻線2の一端と他端とにそれぞれトランジスタ等の第1,第2のスイッチング素子3,4及び第1,第2のリセット回路5,6を接続する。この第1,第2のリセット回路5,6を、巻線7を有するトランス8と、この巻線7の両端に接続した第1,第2のダイオード9,10と、コンデンサ11とにより構成し、スイッチング素子3,4のオフ時のメイントランス1のリセット電流を、第2のダイオードとコンデンサ11とを介して流し、スイッチング素子3,4のオン時に、コンデンサ11の充電電圧を、巻線7との共振電流をダイオード9により半波のみ流して反転する。
請求項(抜粋):
メイントランス(1)の一次巻線(2)の一端と他端とにそれぞれ接続した第1,第2のスイッチング素子(3),(4)及び前記メイントランス(1)のリセットを行う第1,第2のリセット回路(5),(6)とを接続した直列二石フォワード型のスイッチングレギュレータに於いて、前記第1,第2のリセット回路(5),(6)は、同一巻数の巻線(7)を有するトランス(8)と、前記巻線(7)の両端に接続した第1,第2のダイオード(9),(10)と、コンデンサ(11)とを有し、前記コンデンサ(11)と前記第2のダイオード(10)との直列回路を、前記メイントランス(1)の一次巻線(2)にリセット電流が流れるように接続し、前記コンデンサ(11)と前記巻線(7)と前記第1のダイオード(9)との直列回路を、前記スイッチング素子(3),(4)と並列に接続した構成としたことを特徴とするスイッチングレギュレータ。
IPC (2件):
H02M 3/28 ,  H02M 3/337

前のページに戻る