特許
J-GLOBAL ID:200903014888544794

データ処理装置およびデータ伝送装置

発明者:
出願人/特許権者:
代理人 (1件): 山口 邦夫 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-110197
公開番号(公開出願番号):特開2000-307534
出願日: 1999年04月16日
公開日(公表日): 2000年11月02日
要約:
【要約】【課題】メモリ周辺回路での消費電力を削減する。【解決手段】異なる周波数で入力された上記伝送パケットが供給されるインタフェース202〜204と、伝送パケットのデータを書き込むメモリ250と、このメモリを管理するメモリマネージメント部210と、このメモリマネージメント部に設けられたクロック発生器70とで構成される。クロック発生器は複数のクロック周波数を発生すると共に、メモリへの書き込み要求や読み出し要求がないときには、通常のクロック周波数(高速のクロック周波数)から低速のクロック周波数に切り替える。クロック周波数を切り替えることで、メモリの周辺回路の消費電力を節約できる。
請求項(抜粋):
送受信しようとするデータ量に応じて、受信したデータを書き込んだり、読み出したり、あるいは送信すべきデータを書き込んだり、読み出したりするメモリのクロック周波数を切り替えるようにしたことを特徴とするデータ処理装置。
IPC (5件):
H04J 3/00 ,  G06F 12/00 564 ,  H04L 12/56 ,  H04L 29/10 ,  H04L 13/08
FI (5件):
H04J 3/00 M ,  G06F 12/00 564 A ,  H04L 13/08 ,  H04L 11/20 102 C ,  H04L 13/00 309 C
Fターム (18件):
5B060CC03 ,  5K028EE03 ,  5K028EE12 ,  5K028KK32 ,  5K028MM04 ,  5K028SS06 ,  5K028SS24 ,  5K030HB02 ,  5K030JA01 ,  5K030KA03 ,  5K030KA21 ,  5K030LC01 ,  5K030LE17 ,  5K034AA15 ,  5K034CC03 ,  5K034HH45 ,  5K034MM11 ,  5K034MM31

前のページに戻る