特許
J-GLOBAL ID:200903014901466200

コンピュータシステム

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-266961
公開番号(公開出願番号):特開平11-110063
出願日: 1997年09月30日
公開日(公表日): 1999年04月23日
要約:
【要約】【課題】 MPUの処理負荷が重い時はクロックを止めずにMPUを高速に動作させ、負荷が軽い時には、可能な限り長い期間クロックを停止して消費電力を大幅に削減する。【解決手段】 MPU1は、レジスタの更新が完了したか否かを示すレジスタ更新信号S1と、MPU1がストール状態か否かを示すストール信号S2を出力する。レジスタ更新頻度カウンタ106の保持する値は、前記信号S1,S2に従って、増減またはそのまま維持される。クロック停止禁止部105は、このカウント値を用いてMPU1の処理負荷を判定する。この判定結果に従って、クロック供給制御部102はMPU1へのクロック供給を制御する。
請求項(抜粋):
コンピュータシステムにおいて、各種演算処理を実施する演算手段と、この演算手段の演算状態を示す状態信号を出力する状態信号出力手段とを有する処理手段と、前記状態信号出力手段により出力された状態信号を受けて、前記処理手段の動作状態を判定する判定手段と、前記判定手段により判定された前記処理手段の動作状態に従って、所望のデバイスの動作状態を変更する制御手段とを具備することを特徴とするコンピュータシステム。
IPC (2件):
G06F 1/04 301 ,  G06F 15/78 510
FI (2件):
G06F 1/04 301 C ,  G06F 15/78 510 P

前のページに戻る