特許
J-GLOBAL ID:200903014991251614

改良された比率計式出力電圧の安定性をもった電位差計式デジタル-アナログ変換器

発明者:
出願人/特許権者:
代理人 (1件): 浅村 皓 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-335295
公開番号(公開出願番号):特開2001-168718
出願日: 2000年11月02日
公開日(公表日): 2001年06月22日
要約:
【要約】【課題】 抵抗列をもった電位差計式デジタル-アナログ変換器において、前記抵抗列の抵抗の抵抗値が温度等により変化した場合でも安定した出力の得られる変換器を提供すること。【解決手段】 電位差計式デジタル-アナログ変換器の前記抵抗列の平均抵抗の位置に対して対称の2つの点からタップを取り出し、その2つのタップの出力を平均して変換器の出力とすることにより、抵抗列の抵抗の抵抗値の変化に対して不感で安定した変換器出力を得るようにする。
請求項(抜粋):
第1と第2の端部をもった、n個の直列接続された抵抗列と、第1、第2の電圧源、前記第1の電圧源と前記第1の端部に接続された第1のスイッチと、前記第2の電圧源と前記第2の端部に接続された第2のスイッチ、前記第1の端部と前記第2の電圧源に接続された第3のスイッチ、及び前記第2の端部と前記第1の電圧源に接続された第4のスイッチと、前記抵抗列の選択された位置に接続された第1のタップと、前記抵抗列の選択された位置で、前記第1、第2のスイッチにおける電圧の平均電圧について対称で反対の位置に接続された第2のタップと、第1、第2のキャパシタと、非反転入力、反転入力及び出力をもった演算増幅器と、前記第1と第2のスイッチが閉じているとき前記第1のキャパシタを前記第1のタップに接続し、前記第3と第4のスイッチが閉じているとき前記第2のキャパシタを前記第2のタップに接続し、前記第1、第2のキャパシタの電圧を平均化し、該平均電圧を前記演算増幅器の非反転入力に入力する回路と、前記第1のキャパシタを充電するため前記第1、第2のスイッチを閉じ、ついで前記第2のキャパシタを充電するため、前記第1、第2のスイッチを開き前記第3、第4のスイッチを閉じる論理回路と、を備えた、電位差計式デジタル-アナログ変換器。
引用特許:
出願人引用 (4件)
  • 特開昭61-026330
  • 特開昭60-199214
  • 抵抗ストリング回路
    公報種別:公開公報   出願番号:特願平4-013906   出願人:株式会社東芝, 東芝マイクロエレクトロニクス株式会社
全件表示

前のページに戻る