特許
J-GLOBAL ID:200903015068049582
電源回路
発明者:
出願人/特許権者:
代理人 (1件):
高橋 勇
公報種別:公開公報
出願番号(国際出願番号):特願平6-257090
公開番号(公開出願番号):特開平8-126310
出願日: 1994年10月21日
公開日(公表日): 1996年05月17日
要約:
【要約】【目的】 高価なセラミックコンデンサを使用することなく、負荷の急激な変動に対しても出力電圧の変動を有効に抑制することができる電源回路を提供すること。【構成】 一次側に直流電源1とスイッチング素子(MOS-FET)3とを備え、二次側には,負荷100に直列接続されるダイオード11およびコイル12を有し且つ当該負荷100に並列接続されるコンデンサ13を備えた電源回路において、負荷100と並列に電流バイパス回路部20を装備すると共に、この電流バイパス回路部20を、負荷100に印加される電圧が瞬時に上昇した場合に作動する異常時導通機能を備えていること。
請求項(抜粋):
一次側に直流電源とスイッチング素子とを備え、二次側には,負荷に直列接続されるダイオードおよびコイルを有し且つ当該負荷に並列接続されるコンデンサを備えた電源回路において、前記負荷と並列に電流バイパス回路部を装備すると共に、この電流バイパス回路部を、前記負荷に印加される電圧が瞬時に上昇した場合に作動する異常時導通機能を備えていることを特徴とした電源回路。
IPC (3件):
H02M 3/28
, G05F 1/613 310
, H02H 9/04
引用特許:
前のページに戻る