特許
J-GLOBAL ID:200903015208986913

同期検出回路

発明者:
出願人/特許権者:
代理人 (1件): 内原 晋
公報種別:公開公報
出願番号(国際出願番号):特願平3-186014
公開番号(公開出願番号):特開平5-037366
出願日: 1991年07月25日
公開日(公表日): 1993年02月12日
要約:
【要約】【目的】従来の位相同期ループの同期検出回路は、回路構成が複雑であり、アナログ回路が多いために回路設計が困難であったが、これらを解決する。【構成】論理回路(NAND26〜29)が、入力信号5とその遅延信号9と電圧制御発振回路3の出力6その遅延信号10との論理的組合わせによりセット信号およびリセット信号を出力する。これらセット信号,リセット信号によりS/Rフリップフロップ11を駆動し、同期・非同期の検出出力を得る。遅延回路と論理回路のみで構成されている。
請求項(抜粋):
位相比較回路とループフィルタと電圧制御発振回路とから構成される位相同期ループ回路の同期・非同期を判定する同期検出回路において、入力信号と、この入力信号の遅延信号と、前記電圧制御発振回路の出力信号と、この電圧制御発振回路の出力の遅延信号との論理的組合わせを用いてセット信号およびリセット信号を出力する論理回路と、この論理回路からのセット信号およびリセット信号により駆動され前記位相同期ループの同期、非同期を検出するフリップフロップとを備えることを特徴とする同期検出回路。
引用特許:
審査官引用 (3件)
  • 特開平1-109969
  • 特開平2-159120
  • 特開昭64-061119

前のページに戻る