特許
J-GLOBAL ID:200903015595690954

液晶コントローラおよび液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平8-304420
公開番号(公開出願番号):特開平10-143111
出願日: 1996年11月15日
公開日(公表日): 1998年05月29日
要約:
【要約】 (修正有)【課題】単純マトリクス型の液晶ディスプレイの表示を制御する液晶コントローラが、入力されるフレーム周波数の高周波変換と、中間階調処理により入力表示データのビット数削減を行う場合、フレーム周波数変換前に中間階調処理を行うと、中間階調表示部分が流れたり、ちらついて見え、フレーム周波数変換後に中間階調処理を行うと、フレームメモリ容量が大きくなる。【解決手段】液晶コントローラ101は、中間階調理をフレーム周波数変換用のフレームメモリ107に書き込む前段と、周波数変換して読み出した後段の両方に設ける構成とした。これにより、フレームメモリへ書き込むの表示データの情報量を削減でき、また、変換されたフレーム周波数と同じ切り替え周波数で中間階調表示パターンが切り替わるため、中間階調表示部分の流れ、ちらつきを軽減することができる。
請求項(抜粋):
直交する走査電極とデータ電極の交点で画素を構成し、該画素は該査電極とデータ電極に印加される電圧の差の2乗平均に応じて透過率が変化する、単純マトリクス型の液晶ディスプレイを表示するための液晶コントローラであって、該液晶コントローラの入力信号は、該画素にnビット(nは正の整数)分の異なるレベルの中間階調を表示するための表示データと、該入力表示データに同期したクロック信号、1走査電極当りの入力表示期間の切り替えを示すライン信号、先頭の走査電極の入力表示タイミングを示すフレーム信号、有効入力表示データの期間を示す信号である同期信号群と、該単純マトリクス型液晶ディスプレイを表示するために必要な同期信号群を生成する基準となるクロック信号であり、該液晶コントローラの出力信号は、複数画素分がパラレルに出力される2値の表示データと、該出力表示データに同期したクロック信号、1走査電極当り出力表示期間の切り替えを示すライン信号、先頭の走査電極の出力表示タイミングを示すフレーム信号、有効出力表示データの期間を示す信号である同期信号群であり、該液晶コントローラは、入力されるフレーム周波数よりも高いフレーム周波数で該単マトリクス型液晶ディスプレイを駆動するため、フレーム周波数を変換するためのフレームメモリを外部に具備しており、該フレームメモリを制御するために必要な信号群を出力し、該液晶コントローラは、入力される該nビット中間階調データを1ビットに変換して出力するために、例えば数フレームを1周期として、この周期の中で表示オンと表示オフの割合を設定するるフレーム・レイト・コントロール(FRC)方式を用いた中間階調処理を実行し、該液晶コントローラは、該FRC方式を行う中間階調処理部を、該フレームメモリの前段(低周波中間階調処理部)と後段(高周波中間階調処理部)に分けて設けており、入力される該nビット中間階調データ中の数ビットは、該フレームメモリに書き込まれる前に該低周波中間階調処理され、残りの数ビットは該フレームメモリから読み出された後に該高周波中間階調処理され、双方の中間階調処理部で得られた表示信号を合成して、1ビットの該出力表示データに変換することを特徴とする液晶コントローラ。

前のページに戻る