特許
J-GLOBAL ID:200903015676565321

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 松浦 兼行
公報種別:公開公報
出願番号(国際出願番号):特願平9-150665
公開番号(公開出願番号):特開平10-340127
出願日: 1997年06月09日
公開日(公表日): 1998年12月22日
要約:
【要約】【課題】 従来は、各機能ブロックのクロック制御は、命令のデコードによってのみ決定されており、内部状態に依存せず、不要な機能ブロックが動作し、その分電力を余分に消費している場合がある。【解決手段】 命令・状態デコーダ11は、機能ブロック間制御信号を受けて機能ブロックの内部状態をデコードし、例えばメモリアクセス回路(一の機能ブロック)がデータを受け取ったことをレジスタ回路(他の機能ブロック)へ通知したことをデコードした場合は、そのレジスタ回路にクロックを供給して動作させ、メモリアクセス回路が受け取ったデータをレジスタ回路に書き込ませる。クロックの供給・停止は、インバータ5a〜5n、AND回路6a〜6nとから構成された回路部により行われる。メモリアクセス完了待ち状態におけるレジスタ回路にはクロックを停止できるため、従来に比べて低消費電力にできる。
請求項(抜粋):
命令を記憶する命令メモリと、前記命令メモリの命令をロードする命令レジスタと、前記命令の処理に必要な基本動作を行う複数の機能ブロックと、前記命令レジスタから読み込んだ命令をデコードすると共に、前記機能ブロック間で状態通知を行うための制御信号をデコードする命令・状態デコーダと、前記命令・状態デコーダの出力信号に基づき、前記複数の機能ブロックのうち、デコードした命令実行に必要で、かつ、動作しなければならない状態の機能ブロックに対してのみクロックを供給するクロック供給・停止回路とを有することを特徴とする情報処理装置。
IPC (2件):
G06F 1/04 301 ,  G06F 9/38 370
FI (2件):
G06F 1/04 301 B ,  G06F 9/38 370 X
引用特許:
審査官引用 (3件)
  • 特開平4-279912
  • 特開平3-010306
  • 特開昭60-237522

前のページに戻る