特許
J-GLOBAL ID:200903015750308980

半導体集積回路装置

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:再公表公報
出願番号(国際出願番号):JP1999002221
公開番号(公開出願番号):WO2000-065651
出願日: 1999年04月27日
公開日(公表日): 2000年11月02日
要約:
【要約】半導体集積回路装置は、クロック信号に同期動作される中央処理装置(CB1)等の回路ブロックと、上記回路ブロックに電源を供給する電源配線と、クロック信号のためのタイミング調整回路(TADJ)を含む。タイミング調整回路は、クロック信号のデューティ比を調整する。クロック信号のデューティー比の調整によって、クロック信号の第1遷移状態に応答する回路によって電源配線に流れる電源電流と、クロック信号の第2遷移状態に応答する回路によって電源配線に流れる電源電流との相対タイミングが調整される。この構成によって、電源配線電流の変化に基づいてもたらされる電磁波ノイズのうち、クロック信号に対する2次高調波に対応するようなノイズが低減される。この構成は、動作タイミングマージンの著しい劣化なしに回路を動作させることが可能となる。この構成は、ラジオ周波数帯域に達するようなノイズを十分に抑制すべき車載用電子システムに特に適する。
請求項(抜粋):
クロック信号に同期して動作する回路ブロックと、 第1の電源端子と、 第2の電源端子とを有する半導体集積回路装置であって、 上記回路ブロックは、上記第1の電源端子と上記第2の電源端子の間で電流変化を生ずる複数の回路グループを有し、 上記複数の回路グループのうちの第1の回路グループが動作することにより生ずる電流変化と第2の回路グループが動作することにより生ずる電流変化の位相差を変更可能とするタイミング調整回路を有する半導体集積回路装置。
IPC (4件):
H01L 21/82 ,  G06F 1/04 ,  H01L 27/04 ,  H01L 21/822
FI (3件):
H01L 21/82 A ,  G06F 1/04 ,  H01L 27/04 U

前のページに戻る