特許
J-GLOBAL ID:200903015821720845
電源回路及びバイアス回路
発明者:
,
出願人/特許権者:
代理人 (1件):
玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願2002-031595
公開番号(公開出願番号):特開2003-233429
出願日: 2002年02月08日
公開日(公表日): 2003年08月22日
要約:
【要約】【課題】 基準電圧の電源電圧依存性の低減を図る。【解決手段】 第1トランジスタ(M1)と高電位側電源(VDD)との間にデプレッションタイプの第3トランジスタ(M3)を設け、この第3トランジスタのバックゲートをグランド(GND)、若しくは上記第1トランジスタと上記第2トランジスタとの直列接続ノードに接続することにより、第3トランジスタは定電圧源として作用し、第1トランジスタの端子電圧を安定化させ、それによって基準電圧の電源電圧依存性の低減を図る。
請求項(抜粋):
デプレションタイプの第1トランジスタと、それに直列接続されたエンハンスメントタイプの第2トランジスタとを含み、上記第1トランジスタと上記第2トランジスタとのしきい値の差分を基準電圧として得るようにした電源回路であって、上記第1トランジスタと高電位側電源との間にデプレッションタイプの第3トランジスタを設け、この第3トランジスタのバックゲートをグランド、若しくは上記第1トランジスタと上記第2トランジスタとの直列接続ノードに接続して成ることを特徴とする電源回路。
IPC (5件):
G05F 3/24
, H01L 21/822
, H01L 27/04
, H03K 19/00
, G05F 3/26
FI (4件):
G05F 3/24 B
, H03K 19/00 A
, G05F 3/26
, H01L 27/04 B
Fターム (24件):
5F038BB02
, 5F038EZ20
, 5H420NA16
, 5H420NA28
, 5H420NB02
, 5H420NB12
, 5H420NB22
, 5H420NB25
, 5H420NC02
, 5H420NC03
, 5H420NC14
, 5H420NC26
, 5H420NC33
, 5J056BB40
, 5J056CC01
, 5J056CC02
, 5J056CC10
, 5J056DD17
, 5J056DD18
, 5J056DD46
, 5J056DD51
, 5J056EE04
, 5J056GG09
, 5J056KK03
前のページに戻る