特許
J-GLOBAL ID:200903015939494963
差動増幅回路を内蔵した半導体集積回路
発明者:
出願人/特許権者:
代理人 (1件):
大日方 富雄
公報種別:公開公報
出願番号(国際出願番号):特願平7-315337
公開番号(公開出願番号):特開平9-162654
出願日: 1995年12月04日
公開日(公表日): 1997年06月20日
要約:
【要約】【課題】 演算増幅回路およびコンパレータを備えた従来のLSIにおいては、別々の回路として構成されていたため、必要以上にチップ面積が大きくなっていた。【解決手段】 動作モード切替え制御信号によって演算増幅器またはコンパレータとして動作可能な差動増幅回路を提供し、この差動増幅回路を時分割で演算増幅動作とコンパレータ動作させることで半導体集積回路のチップ面積を低減させるようにした。
請求項(抜粋):
動作モード切替え制御信号によって接続、離反可能な位相補償回路を備え、演算増幅器またはコンパレータとして動作可能な差動増幅回路を内蔵してなることを特徴とする半導体集積回路。
IPC (4件):
H03F 3/45
, H03K 5/08
, H03K 19/0175
, H03K 19/0948
FI (4件):
H03F 3/45 Z
, H03K 5/08 T
, H03K 19/00 101 F
, H03K 19/094 B
前のページに戻る