特許
J-GLOBAL ID:200903016369974105

デジタルローパスフィルタ

発明者:
出願人/特許権者:
代理人 (1件): 矢野 寿一郎
公報種別:公開公報
出願番号(国際出願番号):特願2006-316184
公開番号(公開出願番号):特開2008-131500
出願日: 2006年11月22日
公開日(公表日): 2008年06月05日
要約:
【課題】演算量を少なくし、回路規模を小さくできるデジタルローパスフィルタを提供する。【解決手段】デジタルローパスフィルタ100に、入力信号に第一フィードバック項を減算する第一減算器111、第一減算器111の出力信号に被定数k1を乗算する第一乗算器112、入力信号を所定のサンプリング時間遅延する第一遅延器113、第一遅延器113の出力信号に第一乗算器112の出力信号を加算したものを第一遅延器113の入力信号とする第一加算器114、第一加算器114の出力信号に第一フィードバック項を減算する第二減算器121、第二減算器121の出力信号に被定数k2を乗算する第二乗算器122、入力信号を所定のサンプリング時間遅延したものを第一フィードバック項とする第二遅延器123、第二遅延器123の出力信号に第二乗算器122の出力信号を加算したものを第二遅延器123に入力する第二加算器124、を具備した。【選択図】図1
請求項(抜粋):
入力信号に第一フィードバック項を減算したものを出力する第一減算器と、 前記第一減算器の出力信号に被定数k1を乗算したものを出力する第一乗算器と、 入力信号を所定のサンプリング時間遅延したものを出力する第一遅延器と、 前記第一遅延器の出力信号に前記第一乗算器の出力信号を加算したものを出力し、これを前記第一遅延器に入力する第一加算器と、 前記第一加算器の出力信号に前記第一フィードバック項を減算したものを出力する第二減算器と、 前記第二減算器の出力信号に被定数k2を乗算したものを出力する第二乗算器と、 入力信号を所定のサンプリング時間遅延したものを前記第一フィードバック項として出力する第二遅延器と、 前記第二遅延器の出力信号に前記第二乗算器の出力信号を加算したものを出力し、これを前記第二遅延器に入力する第二加算器と、 を具備するデジタルローパスフィルタ。
IPC (1件):
H03H 17/04
FI (2件):
H03H17/04 613E ,  H03H17/04 633A
引用特許:
出願人引用 (1件)

前のページに戻る