特許
J-GLOBAL ID:200903016606814789

レベルシフト回路

発明者:
出願人/特許権者:
代理人 (1件): 鳥居 洋
公報種別:公開公報
出願番号(国際出願番号):特願2003-076778
公開番号(公開出願番号):特開2004-289329
出願日: 2003年03月20日
公開日(公表日): 2004年10月14日
要約:
【課題】この発明は、素子の増加および遅延を減少させたノイズの影響のないレベルシフト回路を提供することを目的とする。【解決手段】高電圧電源をソースに接続した二つのPchチャンネルMOSトランジスタ5,6を含み、低電圧電源動作回路の出力信号を第一のNchMOSトランジスタ3のゲートに接続し、第一のNchMOSトランジスタのドレインを第二のPchMOSトランジスタ6のゲートと第一のPchMOSトランジスタ5のドレインに接続し、低電圧電源動作回路への入力信号を第二のNchMOSトランジスタ40のゲートに接続し、前記第二のNchMOSトランジスタ40のドレインを第一のPchMOSトランジスタ5のゲートと第二のPchMOSトランジスタ6のドレインに接続したレベルシフト回路であって、前記第二のNchMOSトランジスタ40の閾値電圧を低電圧電源のトランジスタの閾値電圧と同等に設定したことを特徴とする。【選択図】 図8
請求項(抜粋):
高電圧電源をソースに接続した二つのPチャンネルMOSトランジスタを含み、低電圧電源動作回路の出力信号を第一のNチャンネルMOSトランジスタのゲートに接続し、前記第一のNチャンネルMOSトランジスタのドレインを第二のPチャンネルMOSトランジスタのゲートと第一のPチャンネルMOSトランジスタのドレインに接続し、低電圧電源動作回路への入力信号を第二のNチャンネルMOSトランジスタのゲートに接続し、前記第二のNチャンネルMOSトランジスタのドレインを第一のPチャンネルMOSトランジスタのゲートと第二のPチャンネルMOSトランジスタのドレインに接続したレベルシフト回路であって、前記第二のNチャネルMOSトランジスタの閾値電圧を低電圧電源のトランジスタの閾値電圧と同等に設定したことを特徴とするレベルシフト回路。
IPC (1件):
H03K19/0185
FI (1件):
H03K19/00 101E
Fターム (12件):
5J056AA00 ,  5J056AA32 ,  5J056BB02 ,  5J056BB19 ,  5J056CC21 ,  5J056DD13 ,  5J056DD29 ,  5J056DD43 ,  5J056EE07 ,  5J056EE11 ,  5J056FF08 ,  5J056KK01

前のページに戻る