特許
J-GLOBAL ID:200903016780118457
アナログディジタル変換器
発明者:
出願人/特許権者:
代理人 (1件):
井出 直孝
公報種別:公開公報
出願番号(国際出願番号):特願平4-116288
公開番号(公開出願番号):特開平5-315959
出願日: 1992年05月08日
公開日(公表日): 1993年11月26日
要約:
【要約】【目的】 直並列型のアナログディジタル変換器において、回路規模、消費電力を削減しさらに変換精度を向上させ、集積回路化を簡単にする。【構成】 パイプライン直並列型のアナログディジタル変換器において、上位側のアナログディジタル変換結果をアナログ信号に変換するディジタルアナログ変換回路と、サンプルホールド回路と、入力信号とディジタルアナログ変換の出力電圧の差をとり増幅する減算増幅器との構成を、図1(b)に示すように容量とスイッチと、1個の演算増幅器による構成とする。【効果】 演算増幅器が1個で済み、回路規模、消費電力を削減できる。さらに、ディジタルアナログ変換方式を容量列による構成とするため、抵抗列構成よりも高精度を実現できる。
請求項(抜粋):
入力信号を標本化し保持するサンプルホールド回路と、このサンプルホールド回路の出力をn1(n=n1+n2、nは2以上の自然数)ビットのディジタルデータに変換する第1のアナログディジタル変換回路とを備えた直並列型のアナログディジタル変換器において、第1の演算回路を備え、この第1の演算回路は、前記サンプルホールド回路の出力を標本化する標本化容量と、前記第1のアナログディジタル変換回路の出力コードに従って電荷を蓄積する容量の比が2のべき数であるn2個の容量列と、前記標本化容量および前記容量列の電荷を加算し増幅する積分容量および演算増幅器とを含み、この第1の演算回路の出力をn2ビットのディジタルデータに変換する第2のアナログディジタル変換回路を備えたことを特徴とするアナログディジタル変換器。
引用特許:
審査官引用 (4件)
-
特開昭63-037718
-
特開昭62-237811
-
特開昭64-005226
前のページに戻る