特許
J-GLOBAL ID:200903017250330885

メモリ装置

発明者:
出願人/特許権者:
代理人 (1件): 中村 稔 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-264336
公開番号(公開出願番号):特開平10-124401
出願日: 1997年09月29日
公開日(公表日): 1998年05月15日
要約:
【要約】【課題】 フラッシュメモリについてメモリの消耗を均一化する。【解決手段】 第1のメモリ領域として所定の閾値を越える複数の使用されたメモリ領域を検出する段階と、電子信号を記憶するため利用できる第2のメモリ領域を決める段階と、そして前記の第1のメモリー領域に記憶されたパラメータデータを表している電子信号に対応する電子信号を前記の第2のメモリ領域に記憶させる段階とを備えるメモリ管理方法。それによってメモリの消耗を均一化する。
請求項(抜粋):
第1のメモリ領域として所定の閾値を越える複数の使用されたメモリ領域を検出する段階、電子信号を記憶するため利用できる第2のメモリ領域を決める段階、そして前記の第1のメモリー領域に記憶されたパラメータデータを表している電子信号に対応する電子信号を前記の第2のメモリ領域に記憶させる段階を備えたことを特徴とするメモリ管理方法。
IPC (2件):
G06F 12/16 310 ,  G11C 16/02
FI (2件):
G06F 12/16 310 Q ,  G11C 17/00 611 Z

前のページに戻る