特許
J-GLOBAL ID:200903017393578128

水平同期信号用AFC回路及び映像信号処理装置

発明者:
出願人/特許権者:
代理人 (1件): 梶山 佶是 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-066158
公開番号(公開出願番号):特開平6-078173
出願日: 1993年03月02日
公開日(公表日): 1994年03月18日
要約:
【要約】【目的】耐ノイズ性の大きい構成の水平同期信号用AFC回路を実現する。【構成】充放電のタイミングを定める充放電制御信号D’を、ドットクロックDLCKのカウントにより生成する。これにより、充放電の時定数を電圧制御発振回路の発振周波数から独立して小さくすることができて、充放電電圧Cの傾きをより急峻なものとすることができるので、回路の耐ノイズ性が向上する。
請求項(抜粋):
充放電して発振する電圧制御発振回路の発振周波数を制御することにより第1の水平同期信号に応じた第2の水平同期信号を生成するとともに、第2の水平同期信号に同期して水平走査線上のタイミングを示すドットクロックをも生成する水平同期信号用AFC回路において、前記電圧制御発振回路は、前記ドットクロックをカウントすることにより、前記の充放電するタイミングを定めることを特徴とする水平同期信号用AFC回路。
IPC (4件):
H04N 5/12 ,  H04N 5/06 ,  H04N 5/278 ,  H04N 5/445
引用特許:
審査官引用 (3件)
  • 特開平2-309767
  • 特開昭63-212280
  • 特開昭57-109465

前のページに戻る