特許
J-GLOBAL ID:200903017579486088

内部降圧回路

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-179371
公開番号(公開出願番号):特開平10-027027
出願日: 1996年07月09日
公開日(公表日): 1998年01月27日
要約:
【要約】【課題】 内部電源電圧を動作電源とする内部回路での消費電流の変動に伴う内部電源電圧の低下を抑制して、安定した電圧レベルの内部電源電圧を供給することができる内部降圧回路を提供する。【解決手段】 差動増幅器10は、第1の外部電源電圧VCCと、負の電位を有する第2の外部電源電圧VBBとを動作電源として、基準電圧VREFと内部電源電圧VDDの電圧レベルを差動的に増幅して制御電圧VOUTを出力する。PMOS PT3は、制御電圧VOUTをゲートに受けて、第1の外部電源電圧VCCから内部電源電圧VDDに電流を供給する。
請求項(抜粋):
第1のノード上の第1の外部電源電圧を降圧して内部電源電圧を第2のノードに生成して、前記内部電源電圧で内部回路を動作させる内部降圧回路であって、内部基準電圧と前記第2のノード上の前記内部電源電圧とを比較した結果を差動増幅して出力する比較手段と、前記比較手段の出力を受けて、前記第1の外部電源電圧を降圧して前記第2のノード上に前記内部電源電圧を生成する降圧手段とを含み、前記比較手段は、前記第1の外部電源電圧と、前記第1の外部電源電圧とは異なる負の電位を有する第2の外部電源電圧とを動作電源とする、内部降圧回路。
IPC (4件):
G05F 1/56 310 ,  G05F 3/24 ,  G11C 11/407 ,  H02J 1/00 306
FI (4件):
G05F 1/56 310 E ,  G05F 3/24 Z ,  H02J 1/00 306 D ,  G11C 11/34 354 F

前のページに戻る