特許
J-GLOBAL ID:200903017899034738
プログラマブル論理デバイスをプログラミングするシステム及び方法
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
大島 陽一
公報種別:公開公報
出願番号(国際出願番号):特願平9-116720
公開番号(公開出願番号):特開平10-083296
出願日: 1997年05月07日
公開日(公表日): 1998年03月31日
要約:
【要約】【課題】 ISPLDを、有線伝達方法ばかりでなく、ラジオ周波数及び赤外線周波数などの無線伝達方法を用いてプログラムできるようにすることを目的とする。【解決手段】 その出力ポートからパラレルデータを供給する信号源(10)を含むホストシステムと、前記信号源の前記出力ポートに接続されたパラレルポートと、シリアルポートとを備え、前記パラレルデータをシリアルデータに変換する第1のインタフェース(20)と、前記インタフェースの前記シリアルポートに接続された第1の端子と、第2の端子とを備えた伝達手段と(21,22)、前記伝達手段の前記第2の端子に接続されたシリアルポートと、前記プログラマブル論理デバイスの複数のプログラミングピンに接続されたパラレルポートとを備えた第2のインタフェース(30)とを有する。
請求項(抜粋):
プログラマブル論理デバイスをプログラミングするシステムであって、その出力ポートからパラレルデータを供給する信号源を含むホストシステムと、前記信号源の前記出力ポートに接続されたパラレルポートと、シリアルポートとを備え、前記パラレルデータをシリアルデータに変換する第1のインタフェースと、前記インタフェースの前記シリアルポートに接続された第1の端子と、第2の端子とを備えた伝達手段と、前記伝達手段の前記第2の端子に接続されたシリアルポートと、前記プログラマブル論理デバイスの複数のプログラミングピンに接続されたパラレルポートとを備えた第2のインタフェースとを有することを特徴とするプログラマブル論理デバイスをプログラミングするシステム。
IPC (2件):
G06F 9/06 540
, H03K 19/173 101
FI (2件):
G06F 9/06 540 M
, H03K 19/173 101
前のページに戻る