特許
J-GLOBAL ID:200903018242705930

PNパターン発生回路

発明者:
出願人/特許権者:
代理人 (1件): 真田 有
公報種別:公開公報
出願番号(国際出願番号):特願平4-046702
公開番号(公開出願番号):特開平5-252005
出願日: 1992年03月04日
公開日(公表日): 1993年09月28日
要約:
【要約】【目的】 本発明は、バーストを用いたディジタル通信装置の回線疎通試験を行なうためのBER(ビット・エラー・レート)測定器に用いて好適なPNパターン発生回路に関し、回線における障害の検知および障害箇所の調査を迅速に行なえるようにすることを目的とする。【構成】 N(2以上の整数)個のシフトレジスタ1からなるPNパターン発生部3と、該PNパターン発生部3に初期値をロードするための初期値ロード部4とをそなえ、該初期値ロード部4を、該PNパターン発生部3に所定の周期で該初期値をロードすべく構成する。
請求項(抜粋):
N(2以上の整数)個のシフトレジスタ(1)からなるPNパターン発生部(3)と、該PNパターン発生部(3)に初期値をロードするための初期値ロード部(4)とをそなえ、該初期値ロード部(4)が、該PNパターン発生部(3)に所定の周期で該初期値をロードすべく構成されたことを特徴とする、PNパターン発生回路。
IPC (4件):
H03K 3/84 ,  H04B 3/46 ,  H04B 17/00 ,  H04L 29/14

前のページに戻る