特許
J-GLOBAL ID:200903018423229928
マイクロコンピュータ
発明者:
出願人/特許権者:
代理人 (1件):
小鍜治 明 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-331720
公開番号(公開出願番号):特開平5-167411
出願日: 1991年12月16日
公開日(公表日): 1993年07月02日
要約:
【要約】【目的】 従来の構成では不可避であったカップリングの影響を排除し、容易に入力端子からの入力信号を内部機能ブロックへ伝達できるようにする。【構成】 内部機能ブロック2と入力端子1との間にスイッチ素子としてのMOSトランジスタ3を配設し、このMOSトランジスタ3と内部機能ブロック2との間に一端を接続し、他端を接地した別のスイッチ素子であるMOSトランジスタ4をもち、これらMOSトランジスタ3,4のうち一方がオンの時、他方をオフとする。
請求項(抜粋):
内部機能ブロックと入力端子の間にスイッチ素子を配設し、前記スイッチ素子と前記内部機能ブロックの間に一方を接続し、他方を接地した別のスイッチ素子とをもち、前記2つのスイッチ素子のうち一方のスイッチがオンの時、他方のスイッチがオフとなるように制御する手段を備えたマイクロコンピュータ。
IPC (4件):
H03K 17/687
, G06F 3/00
, G06F 15/78 510
, H03K 17/693
前のページに戻る