特許
J-GLOBAL ID:200903018689929550

割込み制御装置

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-319627
公開番号(公開出願番号):特開平10-161888
出願日: 1996年11月29日
公開日(公表日): 1998年06月19日
要約:
【要約】【課題】割込み要求入力信号からの割込み応答時間を高速化し、さらには、割込み制御装置としてのリアルタイム性を向上する。【解決手段】各外部入力信号を入力しノイズの検出および判定を行い各ノイズ判定信号を出力するノイズ判定回路210と、各外部入力信号を入力しこれら各外部入力信号に同期して各要求フラグ信号をセットしその優先順位判定を開始しノイズ判定信号に対応して割込み要求出力信号をCPUに出力する割込みコントローラ回路122と、CPU128と、を備える。
請求項(抜粋):
各外部入力信号に対応して割込み要求中であることを示す各要求フラグ信号をマスクフラグ信号によりマスクした後その優先順位判定を行い割込み要求出力信号をCPUに出力する割込み制御手段を備え、前記各外部入力信号のノイズ除去を行い前記各外部入力信号に対応した各割込み処理を実行する割込み制御装置において、前記各外部入力信号を入力しノイズの検出および判定を行い各ノイズ判定信号を出力する各ノイズ判定手段を備え、前記割込み制御手段が、前記各外部入力信号を入力しこれら各外部入力信号に同期して前記各要求フラグ信号をセットし前記優先順位判定を開始し前記ノイズ判定信号に対応して前記割込み要求出力信号を出力することを特徴とする割込み制御装置。
IPC (2件):
G06F 9/46 330 ,  G06F 9/46 311
FI (2件):
G06F 9/46 330 A ,  G06F 9/46 311 B

前のページに戻る