特許
J-GLOBAL ID:200903018800726621

制御装置、制御方法、電圧変換の制御をコンピュータに実行させるプログラムを記録したコンピュータ読取り可能な記録媒体

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外5名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-085552
公開番号(公開出願番号):特開2003-284330
出願日: 2002年03月26日
公開日(公表日): 2003年10月03日
要約:
【要約】【課題】 実際の使用状態におけるスイッチング素子のサイズを基準にして、直流電圧変換装置を制御する制御装置を提供する。【解決手段】 最大定格出力電流演算回路3032は、入力電圧検出回路3031により検出された入力電圧に応じて最大定格出力電流を演算し、最大定格出力電流可変回路3033は、最大定格出力電流演算回路3032の演算結果に応じて最大定格出力電流の設定値を可変する。定格電流オーバー判定回路3034は、出力電流LCRTが最大定格出力電流の設定値を超えるか否かを判定し、MOSFET駆動制御回路3035は、出力電流LCRTが設定値を超えるとき、出力電流LCRTが最大定格出力電流の設定値よりも抑制されるようにMOSトランジスタ251,254を制御する。
請求項(抜粋):
直流電圧の電圧レベルを変える直流電圧変換器の制御装置であって、前記直流電圧変換器への入力電圧を検出する検出手段と、前記検出した入力電圧の電圧レベルに応じ、かつ、前記入力電圧が低下すると抑制するように前記直流電圧変換器の動作電流の最大値を示す最大定格出力電流を決定する決定手段と、前記直流電圧変換器の出力電流が前記最大定格出力電流を超えると、前記出力電流を抑制する抑制手段とを備える制御装置。
IPC (4件):
H02M 3/155 ,  B60L 9/18 ,  H02M 3/28 ,  G05F 1/10
FI (4件):
H02M 3/155 K ,  B60L 9/18 J ,  H02M 3/28 K ,  G05F 1/10 A
Fターム (67件):
5H115PC06 ,  5H115PG04 ,  5H115PI16 ,  5H115PU01 ,  5H115PU21 ,  5H115PV05 ,  5H115PV09 ,  5H115PV23 ,  5H115PV24 ,  5H115RB22 ,  5H115SE03 ,  5H115SE10 ,  5H115TO12 ,  5H115TO13 ,  5H410BB01 ,  5H410BB02 ,  5H410BB05 ,  5H410CC05 ,  5H410DD02 ,  5H410DD04 ,  5H410DD06 ,  5H410DD09 ,  5H410EA10 ,  5H410EB01 ,  5H410EB13 ,  5H410EB15 ,  5H410EB16 ,  5H410EB25 ,  5H410EB37 ,  5H410EB39 ,  5H410FF03 ,  5H410FF05 ,  5H410FF22 ,  5H410FF24 ,  5H410FF25 ,  5H410GG03 ,  5H410GG07 ,  5H410HH05 ,  5H410LL04 ,  5H410LL06 ,  5H730AA20 ,  5H730AS01 ,  5H730AS04 ,  5H730AS05 ,  5H730AS13 ,  5H730AS19 ,  5H730BB11 ,  5H730BB14 ,  5H730BB21 ,  5H730BB57 ,  5H730DD02 ,  5H730FD01 ,  5H730FD11 ,  5H730FD21 ,  5H730FD31 ,  5H730FF09 ,  5H730FG05 ,  5H730FG26 ,  5H730XX02 ,  5H730XX03 ,  5H730XX13 ,  5H730XX15 ,  5H730XX22 ,  5H730XX23 ,  5H730XX33 ,  5H730XX35 ,  5H730XX47

前のページに戻る