特許
J-GLOBAL ID:200903018937708256
発光素子の駆動回路、及びアクティブマトリクス型表示パネル
発明者:
出願人/特許権者:
代理人 (1件):
渡辺 敬介 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-164349
公開番号(公開出願番号):特開2002-358049
出願日: 2001年05月31日
公開日(公表日): 2002年12月13日
要約:
【要約】【課題】 有機EL素子に代表される電流制御型の発光素子の駆動回路の高性能化、低コスト化を目的とする。【解決手段】 第1トランジスタのゲート電極が前記走査線に接続され、前記第1トランジスタの第1主電極が第2トランジスタのゲート電極及び第1主電極と前記信号線とに接続され、前記第1トランジスタの第2主電極が第3トランジスタのゲート電極と前記蓄積容量の第1電極とに接続され、前記第2トランジスタの第2主電極が前記発光素子の第1電極と前記第3トランジスタの第2主電極とに接続され、前記第3トランジスタの第1主電極が第1電源と前記蓄積容量の第2電極とに接続され、前記発光素子の第2電極が第2電源に接続された構成とする。
請求項(抜粋):
複数のトランジスタと、蓄積容量と、電流制御型の発光素子と、走査線及び信号線と、を少なくとも備えた発光素子の駆動回路において、第1トランジスタのゲート電極が前記走査線に接続され、前記第1トランジスタの第1主電極が第2トランジスタのゲート電極及び第1主電極と前記信号線とに接続され、前記第1トランジスタの第2主電極が第3トランジスタのゲート電極と前記蓄積容量の第1電極とに接続され、前記第2トランジスタの第2主電極が前記発光素子の第1電極と前記第3トランジスタの第2主電極とに接続され、前記第3トランジスタの第1主電極が第1電源と前記蓄積容量の第2電極とに接続され、前記発光素子の第2電極が第2電源に接続されたことを特徴とする発光素子の駆動回路。
IPC (10件):
G09G 3/30
, G09F 9/30 338
, G09F 9/30 365
, G09G 3/20 611
, G09G 3/20
, G09G 3/20 621
, G09G 3/20 624
, G09G 3/20 641
, H04N 5/70
, H05B 33/14
FI (11件):
G09G 3/30 J
, G09F 9/30 338
, G09F 9/30 365 Z
, G09G 3/20 611 A
, G09G 3/20 611 H
, G09G 3/20 621 F
, G09G 3/20 621 M
, G09G 3/20 624 B
, G09G 3/20 641 E
, H04N 5/70 A
, H05B 33/14 A
Fターム (50件):
3K007AB02
, 3K007AB05
, 3K007AB11
, 3K007BA06
, 3K007BB07
, 3K007DA01
, 3K007DB03
, 3K007EB00
, 3K007GA04
, 5C058AA12
, 5C058BA02
, 5C058BA35
, 5C058BB25
, 5C080AA06
, 5C080BB05
, 5C080DD03
, 5C080DD08
, 5C080DD22
, 5C080DD26
, 5C080DD27
, 5C080EE29
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ05
, 5C094AA05
, 5C094AA10
, 5C094AA13
, 5C094AA15
, 5C094AA22
, 5C094AA31
, 5C094AA45
, 5C094AA53
, 5C094AA56
, 5C094BA03
, 5C094BA27
, 5C094CA19
, 5C094CA25
, 5C094DA09
, 5C094DB01
, 5C094DB04
, 5C094EA04
, 5C094EA07
, 5C094EB02
, 5C094FA01
, 5C094FB01
, 5C094FB02
, 5C094FB12
, 5C094FB14
, 5C094FB15
前のページに戻る