特許
J-GLOBAL ID:200903019566406770

アークタンジェント回路

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-258587
公開番号(公開出願番号):特開2001-085950
出願日: 1999年09月13日
公開日(公表日): 2001年03月30日
要約:
【要約】【課題】 本発明は、演算回数が少なくかつ演算誤差を少なくすることができるアークタンジェント回路を提供する。【解決手段】 全波整流回路101と、全波整流回路102と、切り替え回路103と、切り替え回路104と、ロードホールド回路105と、CORDIC回路107と、ロードホールド回路108と、比較回路110と、象限検出回路111と、ロードホールド回路112と、タイミング発生回路114と、固定データ切り替え回路115と、極性切り替え回路116と、累積加算回路117と、加算回路118と、ロードホールド回路119とを備えている。
請求項(抜粋):
演算回数が少なくかつ演算誤差の少ないことを特徴とするアークタンジェント回路。
引用特許:
出願人引用 (2件)
  • ディジタルFM検波回路
    公報種別:公開公報   出願番号:特願平10-066261   出願人:パイオニア株式会社
  • 特開昭63-088905
審査官引用 (2件)
  • ディジタルFM検波回路
    公報種別:公開公報   出願番号:特願平10-066261   出願人:パイオニア株式会社
  • 特開昭63-088905

前のページに戻る