特許
J-GLOBAL ID:200903019784987297

受信端末装置

発明者:
出願人/特許権者:
代理人 (1件): 福山 正博
公報種別:公開公報
出願番号(国際出願番号):特願平11-363987
公開番号(公開出願番号):特開2001-186050
出願日: 1999年12月22日
公開日(公表日): 2001年07月06日
要約:
【要約】【課題】タイミング制御回路におけるパスサーチ回路およびタイミング生成回路による消費電力を低減可能にする受信端末装置を提供する。【解決手段】アンテナ1を介して受信し受信信号を出力する無線回路2、この受信信号が入力されるフィンガー回路3およびタイミング制御回路5と、有効となっているパスのみを合成するレイク回路4とより構成される。フィンガー回路3は、複数の逆拡散回路6およびレベル測定回路7を含んでいる。タイミング制御回路5は、デレイプロファイル(Delayprofile)回路15、パスサーチ回路16およびタイミング生成回路17含んでいる。レベル測定回路7からフィンガー有効/無効情報によりタイミング生成回路17への動作クロックを停止する。
請求項(抜粋):
アンテナを介して受信し、無線回路で無線処理された受信信号を受け、複数の逆拡散回路で逆拡散処理して逆拡散データを出力する複数の逆拡散回路と、タイミング制御回路からのクロックに応答して、各逆拡散回路からの出力を受け、SIRレベルを測定する複数のレベル測定回路とを有するフィンガー回路と、このフィンガー回路からの出力を受け、前記逆拡散データを合成するレイク回路とを備える受信端末装置において、前記複数のレベル測定回路からのSIRレベルに基づいてパスサーチで検索するパスの最大検索数を制御し、前記レイク回路は有効となっているパスのみ合成することを特徴とする受信端末装置。
IPC (2件):
H04B 1/707 ,  H04B 7/26
FI (2件):
H04J 13/00 D ,  H04B 7/26 C
Fターム (10件):
5K022EE02 ,  5K022EE32 ,  5K022EE35 ,  5K067AA43 ,  5K067CC10 ,  5K067CC24 ,  5K067DD44 ,  5K067DD45 ,  5K067FF16 ,  5K067GG11
引用特許:
審査官引用 (2件)

前のページに戻る