特許
J-GLOBAL ID:200903019954062480

非同期メモリカード

発明者:
出願人/特許権者:
代理人 (1件): 太田 恵一
公報種別:公表公報
出願番号(国際出願番号):特願2000-528960
公開番号(公開出願番号):特表2002-501268
出願日: 1999年01月15日
公開日(公表日): 2002年01月15日
要約:
【要約】本発明は主としてメモリ(10)とそのアクセス回路(12,14)を含む接触式(16)メモリカードに関するものである。本発明は伝送されたコードの完全性の検証を備えた非同期型の通信プロトコルに従って、端末(18)によって提供された電気信号の助けを得てメモリ(10)の記録または読み取りを可能にするために、メモリへのアクセス回路が修正される(20)ということにある。接点(16)で受けた信号は回路(22)によって分析され、ついでスイッチング回路(24)によってアドレスレジスタ(26)およびデータレジスタ(28)に向ってスイッチングされる。回路(22)と制御回路(14)は伝送回路(34)を介してメッセージとコードを端末(18)に伝送する。
請求項(抜粋):
アドレス指定回路(12)および制御回路(14)を有するアクセス回路を介して端末(18)と協働するのに適した、メモリ(10)を備えた接触式(16)メモリカード(40)であって、メモリ(10)のアクセス回路がさらに以下のものを含むことを特徴とするメモリカード。-端末(18)によってメモリカード(40)の接点(16)に与えられた電気信号の受信分析回路(22)であって、メッセージとコードを提供する受信分析回路と、-メモリのアドレスコードであるか、データコードであるか、コマンドまたは命令コードであるかによって、受信分析回路(22)によって提供されるコードの翻訳スイッチング回路(24)と、-アドレス指定回路(12)に提供するために、翻訳スイッチング回路によって提供されたアドレスコードを記録するアドレスレジスタ(26)と、-コマンドコードによって指示されたオペレーションを実行する目的で、コードを制御回路(14)に提供するためにメモリで実現すべきオペレーションのコマンドコード、またはそこに記録すべきデータコードを必要に応じて記録する少なくとも一つのデータレジスタと、-メモリ(10)内で読み取られたコード、または制御回路(14)によって提供されたコマンドの実行状態コードを記録する少なくとも一つの出力レジスタ(32)と、-端末(18)に伝送するために出力レジスタ(32)によって提供されたコード、および受信分析回路によって提供されたメッセージの、接点への伝送回路(34)。
IPC (2件):
G06K 19/10 ,  G06K 7/00
FI (2件):
G06K 7/00 ,  G06K 19/00 R
Fターム (8件):
5B035AA11 ,  5B035BB09 ,  5B035BC00 ,  5B035CA11 ,  5B072AA02 ,  5B072CC02 ,  5B072CC39 ,  5B072MM02

前のページに戻る